LAPORAN AKHIR 1
PERCOBAAN 1
2. ALAT DAN BAHAN
[Kembali]
2.1 Alat
a.. Jumper
Gambar 1. Jumper
b.Panel DL 2203D
c.Panel DL 2203C
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo
2.2 Bahan (proteus)
a. IC 74LS112 (J-K Flip-Flop)
b. Gerbang AND (IC 7048)
c. Power DC
Pada rangkaian Modul De Lorenzo di atas terdapat 4 buah JK flip-flop. Memakai 7 buah input dari B0, B1, B2, B3, B4, B5, B6, dan B7.
B2 dan sinyal clock diinputkan ke gerbang AND, kemudian output dari gerbang tersebut dihubungkan secara paralel pada kaki CLK masing-masing flip-flop. input B0 juga dihubungkan paralel dengan kaki R dari keempat flip-flop. B6 dihubungkan dengan kaki S flip-flop pertama, B5 dihubungkan dengan kaki S flip-flop kedua, B4 dihubungkan dengan kaki S flip-flop ketiga, dan B3 dihubungkan dengan kaki S flip-flop keempat. Lalu kaki J flip-flop pertama dihubungkan dengan Q flip-flop kedua dan kaki K flip-flop pertama dihubungkan dengan Q' flip-flop kedua, J dan K flip-flop kedua dihubungkan dengan Q dan Q' flip-flop ketiga, dan seterusnya hingga flip-flop keempat. Kaki H7 dihubungkan dengan Q flip-flop pertama, Kaki H6 dihubungkan dengan Q flip-flop kedua, Kaki H5 dihubungkan dengan Q flip-flop ketiga, dan Kaki H4 dihubungkan dengan Q flip-flop keempat.
5. VIDEO RANGKAIAN
[Kembali]
6. ANALISA [Kembali]
1. Analisa perngaruh gerbang AND pada rangkaian, jika input clock lansung diberikan ke flip-flop dan tidak menggunakan gerbang AND, kira-kira bagaimana outputnya? Apakah sama? Analisalah hal tersebut!
Jawab:
Jika input clock lansung dihubungkan ke flip-flop dan tidak menggunakan gerbang AND, maka output akan tetap sama seperti sebelumnya. Karena input clock dikalikan dengan SW5 pada gerbang AND akan tetap berubah-ubah menyesuaikan dengan pola sinyal clock yang juga berubah (1-0-1-0-....). Namun jika kaki R-S diberi logika LOW (R-S aktif low) maka output flip-flop tidak dapat dipengaruhi clock lagi.
2. Analisa output yang dihasilkan tiap-tiap kondisi! Apakah hasil yang didapatkan sudah sesuai dengan teori? Jelaskan!
Jawab:
a) Pada baris pertama tabel percobaan, diperoleh hasil yang sesuai dengan jenis Shift Register SISO. Karena input dimasukkan bergantian dan output keluar juga bergantian.b) Pada baris kedua tabel percobaan, diperoleh hasil yang sesuai dengan jenis Shift Register SIPO. Karena input dimasukkan bergantian namun output keluar bersamaan/serentak.c) Pada baris ketiga tabel percobaan, diperoleh hasil yang sesuai dengan jenis Shift Register PISO. Karena input dimasukkan bersamaan/serentak tetapi output keluar bergantian.d) Pada baris terakhir tabel percobaan, diperoleh hasil yang sesuai dengan jenis Shift Register PIPO. Karena input dimasukkan bersamaan dan output keluar juga bersamaan.
.jpeg)








Tidak ada komentar:
Posting Komentar